TMS320VC5416特點:本文由www.189yp.com整理提供,部分內(nèi)容來源于網(wǎng)絡(luò),如有侵犯到你的權(quán)利請與我們聯(lián)系更正。
·先進的多總線架構(gòu)三讀通過
單獨的16位數(shù)據(jù)存儲器總線和一個·具有并行存儲和運算指令
程序存儲器總線并聯(lián)負載
2 ·條件存儲指令
" se="· 40-Bit Arithmetic Logic Unit (ALU) Including a · Conditional Store Instructions">· 40位算術(shù)邏輯單元(ALU)2 ·條件存儲指令
40位桶式移位器和兩個獨立的從中斷的40位累加器·快速返回
40位專用非流水線發(fā)生器和可編程單周期乘法加法器/累加(MAC)的銀行交換
" se="· On-Chip Peripherals · 17- ´ 17-Bit Parallel Multiplier Coupled to a – Software-Programmable Wait-State 40-Bit Dedicated Adder for Non-Pipelined Generator and Programmable Single-Cycle Multiply/Accumulate (MAC) Bank-Switching">·關(guān)于片上外設(shè)° 17 - '17位并行乘法器加上一個 - 軟件可編程等待40位專用非流水線發(fā)生器和可編程單周期乘法加法器/累加(MAC)的銀行交換
操作 - 片上可編程鎖相環(huán)
·比較,選擇和存儲單元的回路(PLL)與外部時鐘發(fā)生器(CSSU)
新增/維特比算比較時鐘源選擇
·編碼器,用于計算指數(shù)的指數(shù) - 一個16位定時器
價值在40位累加器的價值 - 六通道直接存儲器訪問(DMA)
單周期控制
·雙地址生成八個輔助 - 三多通道緩沖串行端口
寄存器和兩個輔助寄存器(McBSP的)
算術(shù)單元(ARAUs) - 8/16-Bit增強并行主機端口
·數(shù)據(jù)總線和一個公交持有人功能接口(HPI8/16)
·擴展尋址模式800萬的16位·功率隨著IDLE1消耗控制,最大可尋址外部程序IDLE2,空間掉電模式和IDLE3說明
· 128K的的16位片上RAM的組成:關(guān)控制¨ CLKOUT的禁用帶CLKOUT
- 八為8K的16位塊片·內(nèi)置基于掃描的仿真邏輯,符合IEEE
性病1149.1(JTAG)邊界掃描邏輯(1)雙訪問程序/數(shù)據(jù)RAM
- 八為8K的16位塊片· 144引腳球柵陣列(BGA)(GGU后綴)
單訪問程序RAM · 144引腳小外形四方扁平封裝
· 16K的的16位片上ROM的(LQFP封裝)(鉑族后綴)配置
程序存儲器· 6.25 - ns單周期定點指令
·增強的外部并行接口(XIO2)的執(zhí)行時間(160 MIPS)的
·單指令的重復(fù)和塊重復(fù)· 8.33 - ns單周期定點指令
運作程序代碼的執(zhí)行時間(120 MIPS)的
·塊存儲器傳送指令為更好· 3.3第VI / O電源電壓(160和120的MIPS)
程序和數(shù)據(jù)管理· 1.6 V內(nèi)核電源電壓(160 MIPS)的
隨著32位長的Word相關(guān)說明操作數(shù)· 1.5 - V的核心供電電壓(120 MIPS)的
與兩個或三個操作數(shù)(1)IEEE標準1149.1-1990標準試驗接入端口和相關(guān)說明
邊界掃描結(jié)構(gòu)本文由www.189yp.com整理提供,部分內(nèi)容來源于網(wǎng)絡(luò),如有侵犯到你的權(quán)利請與我們聯(lián)系更正。
TMS320VC5416的GGU包端子分配圖:
引腳功能分配圖:
容-源-電-子-網(wǎng)-為你提供技術(shù)支持
本文地址:http://www.189yp.com/dz/26/20101026214543.shtml
本文標簽:
猜你感興趣:
無